Puerto NOR de lógica digital – Puerto común

Puerta NOR de lógica digital común

¿Qué es la puerta lógica?

Puerta NOR es una puerta lógica digital (También llamado Puerta común) que proporciona la salida «1» única y exclusivamente cuando todas sus entradas están en estado lógico BAJO «0».

La puerta NOR es invertido de la puerta OR. En diferentes frases, si unimos Puerta NO para el salida del puerto OR que puede evolucionar hacia un puerto NOR.

La puerta NOR suele tener 2 entradas y 1 salida. Sin embargo, puede tener tantas entradas como sean necesarias según la necesidad. Sin embargo, sólo tendría 1 salida. Es la inversión de la puerta OR.

Imagen Lógica de Compuertas NOR, Expresión Booleana y Escritorio de la Realidad

Expresión booleana de la puerta NOR

OUT = ( IN1 + IN2 )’

o Expresión booleana de la pasarela NOR

Imagen

Hay 3 tipos de símbolos utilizados para Puerta NOR en cualquier parte del mundo.

Instituto Nacional de Requisitos Americanos (ANSI)/ MILITAR

Tarifa Electrotécnica Mundial (CEI)/EUROPEO

Deutsches Institut für Normung (DIN)/Alemania

Mesa de Realidad del Portal NOR

Una tabla matemática utilizada para especificar la mezcla lógica de la entrada a la salida de un circuito digital se llama escritorio de hechosla mesa de la realidad de Puerta NOR se indica a continuación.

Puerto NOR IN1+IN2

Tabla de verdad de la puerta NOR

Diagrama esquemático de la lógica de la puerta NOR

Construcción del portal NOR y mecanismo de funcionamiento

Lógica de resistencias y transistores

En la Lógica de Resistencias-Transistores (RTL), se utiliza el transistor de unión bipolar (BJT) como unidad de conmutación. En este esquema que se presenta a continuación, hemos utilizado dos transistores NPN conectados colectivamente en paralelo.

Los transistores NPN conmutan cuando hay una entrada ALTA «1» en su base, y normalmente empiezan a conducir el presente. Y cuando su entrada en la base es el estado BAJO «0» entonces se apagan.

Cuando cada una de las entradas está en estado BAJO «0», el NPN conectado en paralelo puede apagarse y el camino a GND puede cortarse. El único camino para la estancia actual que circula puede ser desde Vcc hasta la salida. Que puede circular como estado ALTO «1».

Si hay una sola de cada entrada ALTA, el transistor NPN se activará y el trazado a GND se reunirá. GND (estado lógico BAJO «0») circulará por la ruta de salida como «estado BAJO 0». Así, el camino lleva a una tabla de hechos que se da a continuación.

Puerta NOR LOGIC RESISTENTE-TRANSISTENTE

Tabla de verdad de la puerta NOR

NOR Portal Mos Logic

La lógica MOS utiliza la idea de la conmutación con MOSFETs como alternativa a los BJTs debido a su excesiva velocidad de conmutación y su bajo consumo.

El esquema dado dentro de la determinación bajo es una puerta NOR que utiliza la lógica MOS, Hay dos NMOSFETs conectados en configuración aparalela.

Su configuración y funcionamiento son exactamente idénticos a los de la lógica de la puerta NOR RTL.

Los NMOSFETs conmutan además cuando entra un estado ALTO en su puerta (puerta del NMOSFET). Y se apaga cuando hay una entrada de estado BAJO en su GATE.

Cuando cada una de las entradas está en estado BAJO «0», los NMOSFETs conmutan y el único camino hacia el presente puede ser la salida, lo que conduce a la salida en estado ALTO «1».

Y cuando una o cada una de las entradas están en estado excesivo «1», entonces los NMOSFETs cambian de estado y el GND a la ruta de salida se une, lo que lleva a la salida en estado BAJO «0».

Puerta MOS LOGIC NOR

Tabla de verdad de la puerta NOR

Puerta NOR de diferentes puertas lógicas

La compuerta NAND común puede utilizarse como compuerta NOR si se coloca en una configuración particular demostrada dentro de la determinación dada a continuación. La puerta NOR puede estar formada por la puerta OR y la puerta NOT, tal y como se demuestra en la determinación que se da a continuación.

La puerta NOR es una puerta común. Una puerta común es una puerta que puede pasar a otra puerta lógica o a otra puerta lógica. Entre la puesta en práctica de la puerta fundamental se encuentran los datos siguientes.

Puerta NOR de la puerta NOT

La puerta NOR puede utilizarse como puerta NOT si mezclamos sus entradas en una sola.

En la puerta NOR todas las entradas de estado excesivo dan lugar a una salida BAJA, y todas las entradas de estado BAJO dan lugar a una entrada ALTA. Que es estrictamente idéntico a un NOTgate. A continuación se muestra el diagrama de implementación de la puerta NOT.

Puerta NOR De la puerta OR

La puerta NOR está invertida/invertida desde la puerta OR y viceversa. Así, la inversión de la salida de la puerta NOR acabará en la puerta OR. Para invertir la salida de la compuerta NOR, tenemos que utilizar la compuerta NOR con entradas mixtas que funciona como compuerta Invert/NOT.

Puerta NOR De y Puerta

Para que los superiores comprendan la implementación de la puerta AND utilizando la puerta NOR es necesario aprender el álgebra booleana y la regulación de De Morgans.

La conversión de la expresión NOR a la expresión algebraica booleana de la puerta AND se da a continuación.

OUT = (IN1.IN2)

OUT’ = (IN1.IN2)» tomando el complemento en ambos lados.

OUT’ = (IN1+IN2reglamento De Morgans

OUT» = (IN1+IN2‘)’ tomando el complemento en ambos lados.

OUT = {(IN1+IN1)’+(IN2+IN2«)}» como IN1= (IN1 + IN1)

Así que el resultado de la sugerencia está dentro del tipo de puerto NOR. Como puedes ver, IN1,IN2 no es de color rosa con ellos mismos, después de lo cual NO son de color rosa con los demás, por lo que la alta percepción tiene una mirada a la determinación dada desde abajo.

implementación de la puerta AND con la puerta NOR

Puerta NOR de la puerta NAND

La puerta NAND es inversa a la puerta AND. El diseño de la puerta AND sería idéntico al ilustrado anteriormente. Puede haber una puerta Invertida/NOT en la salida de la puerta AND, como se demuestra en la determinación dada a continuación.

Puerta NOR de la puerta NAND

Puerto NOR Multi-Enter

La puerta NOR puede tener más de 2 entradas y puede utilizarse según las necesidades del diseño del esquema. A continuación se presenta la tabla de realidad de la puerta NOR con «n» variedad de entradas.

DE VARIAS ENTRADAS O COMPUERTAS

Tabla de verdad de la PUERTA NOR DE ENTRADA MÚLTIPLE

Mesa de la realidad

NOTA Dentro del escritorio dado por encima de la «X» significa «no importa». Puede ser «1»y puede ser «0». Lo que implica que, mientras haya una única entrada con «1»la salida puede ser en cualquier momento «0» por lo que no hay razón para poner un control en las diferentes entradas, por eso se conoce como «no importa X».

Lógica de resistencias y transistores

En RTL (Lógica de Resistencias-Transistores)los transistores se utilizan como unidad de conmutación. Para ampliar las trazas de entrada tenemos que mejorar la variedad de transistores conectados en paralelo, como se demuestra en la siguiente determinación.

Lógica MOS

El concepto para crear una puerta NOR Multi-Enter en Lógica MOS es estrictamente idéntico al de la lógica RTL. Aumentar la variedad de MOSFETs en paralelo puede mejorar, sin duda, la variedad de trazos de entrada. La determinación dada debajo de las exhibiciones muestra el esquema de la puerta MOS NOR lógica.

Compuerta NOR multientrada por cascada Compuertas de 2 entradas

La puerta NOR de varias entradas puede estar constituida por una configuración en cascada de puertas NOR de 2 entradas, como se demuestra en la determinación dada a continuación.

OUT = (IN1+ IN2 + IN3)’

OUT = ((IN1 +IN2)» + IN3)’

configuración de la entrada de la compuerta 3-NOR CacadedDesde (MS1+IN2)» = (MS1+IN2)

OUT = (IN1 + IN2+ IN3 + IN4)’

OUT = ((IN1 + IN2)» + (IN3 + IN4)»)’

configuración del puerto NOR de 4 entradas en cacada

Circuitos integrados de compuertas NOR de lógica TTL y CMOS

Comercialmente se pueden encontrar en el mercado hasta 8 entradas de CI de compuertas NAND. Entre los datos que se suelen utilizar están los siguientes.

Puertas NOR de lógica TTL

  • 74LS02 Quad de 2 entradas
  • 74LS27 Triple de 3 entradas
  • 74LS260 Twin de 4 entradas

Puertas NOR de lógica CMOS

  • CD4001 Quad de 2 entradas
  • CD4025 Triple de 3 entradas
  • CD4002 Twin de 4 entradas

4001 CMOS y 7402 TTL Puerta NOR de 2 entradas

Esquema de conexiones del CI de la puerta NOR TTL 7402

Cantidad de PINsDescripción
1Puerto de salida 1
2Entra en la puerta 1
3Entra en la puerta 1
4Puerto de salida 2
5Entra en el puerto 2
6Entra en el puerto 2
7Piso
8Entra en la puerta 3
9Entra en la puerta 3
10Puerto de salida 3
11Entra en la puerta 4
12Entra en la puerta 4
13Puerto de salida 4
14Tensión del edificio de suministro

4025 CMOS y 7427 TTL Puerta NOR de 3 entradas

4002 CMOS y 7425 TTL Puerta NOR de 4 entradas

4078 CMOS y 744078 TTL Puerta NOR de 8 entradas

puerta NOR IC de 8 entradas

Por lo general, el CI de la puerta lógica NOR se da dentro del escritorio de abajo:

4000 Twin 3 Enter NOR gate + 1 Inverter
4001 Quad 2 Entrar en la puerta NOR
4002 Gemelo 4 Introducir la puerta NOR
4025 Puerta NOR triple de 3 entradas
4043 Pestillo NOR R/S cuádruple
4078 Puerta OR de 8 entradas
4572 Puerta hexagonal, Quad NO, NAND simple, NOR simple
741G02 Conductor simple NOR de 2 entradas
7403 Controladores de puerta NAND de 2 entradas con salidas de colector abierto
7423 Puerta NOR doble expandible de 4 entradas con estroboscopio
7425 Puerta NOR doble de 4 entradas con luz estroboscópica
7427 Puerta NOR triple de 3 entradas
741G27 Puerta NOR simple de 3 entradas
7428 Buffer NOR de 2 entradas
7433 Buffer NOR de 2 entradas con salidas de colector abierto
7436 Puerta NOR cuádruple de 2 entradas (clavija completamente diferente a la del 7402)
74128 Conductor de línea NOR cuádruple de 2 entradas
74135 Puerta OR / NOR cuádruple única
74232 Salida de Quad NOR Schmitt
74260 Puerta Doble 5-Enter NOR
74805 Controladores NOR hexagonales de 2 entradas
744002 Puerta NOR doble de 4 entradas
744078 Puerta OR / NOR de 8 entradas

Objetivos NOR de la Puerta

La puerta lógica NOR es una puerta común que puede utilizarse para ensamblar diferentes puertas fundamentales como la puerta AND. En la vida real, las puertas NOR se utilizan en

Lee:  ¿Cómo calcular el alcance de las lámparas incandescentes en un subcircuito restante?
Javired
Javired

Deja una respuesta

Tu dirección de correo electrónico no será publicada.