Solución de reloj sin compromisos para un DAC de 16 bits de 2,5 Gsps de alto rendimiento

Clarence Mayott

Clarence Mayott es un director de aplicaciones de señal mixta con más de 10 años de experiencia en Linear Technology.

Empezando por el DC1151, una placa de demostración del LTC2246H, Clarence ha diseñado casi todas las placas de demostración de ADC de alta velocidad para Linear Technology. Estas placas se han utilizado con fines de evaluación en una amplia gama de aplicaciones. Ha diseñado placas de demostración con cadenas de señales completas que combinan amplificadores y combinaciones de ADC para ayudar al cliente final a evaluar los sistemas más fácilmente. También ha diseñado placas complementarias, como las de reloj y fuente de señal, para facilitar la evaluación de las placas de demostración de ADC de alta velocidad. Clarence gestiona el desarrollo continuo de PScope, el software que se utiliza para varios ADCs de canalización y SAR.

Su experiencia en el diseño y disposición de placas de demostración le permite explicar a los clientes cómo implementar los ADC de alta velocidad en sus propios diseños. Ha trabajado en muchos campos técnicos, como la medicina, la automoción y las comunicaciones. Su experiencia le permite ver los errores de los esquemas, los pequeños errores de trazado y otros fallos en los diseños.

Con el lanzamiento del LTC2000, Clarence amplió su base de conocimientos para incluir los DAC de alta velocidad y la generación de formas de onda, además de los DAC de alta velocidad. Como líder de la sección de aplicaciones, supervisa el desarrollo en curso de LTDACGen, una nueva herramienta de software para generar formas de onda complejas para DAC de alta velocidad.

Lee:  Tecnología de convertidor de capacitancia a digital ADI en aplicaciones de atención médica

Ha impartido formación técnica dentro de Linear Technology y a clientes potenciales, describiendo cómo configurar cadenas de señales adecuadas desde la antena hasta la FPGA.

Obtuvo un máster en ingeniería eléctrica por la Universidad de Santa Clara y una licenciatura en ingeniería eléctrica por la Universidad Estatal Politécnica de California en San Luis Obispo.

Si quieres conocer otros artículos parecidos a Solución de reloj sin compromisos para un DAC de 16 bits de 2,5 Gsps de alto rendimiento puedes visitar la categoría Generalidades.

¡Más Contenido!

Deja un comentario

Tu dirección de correo electrónico no será publicada.

Go up